### مقدمه:

در این پروژه می خواهیم با ساختن Layout برای ترانزیستور ها با نرم افزار L-Edit اشنا شویم

در این پروژه یک Full Adder یک بیتی را با استفاده از گیت های XOR و NAND می سازیم که هر کدام از گیت ها را نیز با استفاده از همین نرم افزار ساخته ایم در این پروژه فرض شده است که ورودی ها و Not ورودی ها موجود هستند

## مدار:

مدار این پروژه یک Full Adder تک بیتی است که مانند شکل زیر ساخته می شود:



شکل ۱- مدار یک Full Adder تک بیتی با استفاده از XOR و NAND

که در ان مدار Xor شکل زیر:

Anita Ghandehari Soheil Shirvani 810195533 810195416



شکل ۳- مدار CMOS مربوط به یک گیت XOR

و مدار NAND شكل:



شکل ۲- مدار CMOS مربوط به یک گیت NAND

در این پروژه می خواهیم مدار های بالا را ابتدا بسته سپس با وصل کردن ایم گیت ها به هم مدار کلی فول اددر رو بسازیم در نرم فزار داریم:

# :L-Edit

در نرم افزار ابتدا مدار های Xor را می سازیم شکل ساخته شده مانند زیر است:



مدار بالا یک XOR است که در یک فایل جدا ساخته شده است

برای مدار NAND داریم:



سپس از این فایل ها در یک فایل جدا که همان Full Adder ما قرار است بشود یک Instance می گیریم

در مدار Full Adder به NAND 3 XOR 2 و یک NOT نیاز داریم که در ان مدار NOT به شکل زیر است:



است

شمای کلی مدار اخر به شکل زیر در امده است:



که در ان هر کدام از XOR و NAND ها از 2 لایه متال برای وصل کردن ان استفاده شده است

و مدار کلی نیز با 2 لایه متال درست شده است و همان طور که گفته شد ورودی ها و NOT ورودی ها را به صورت فرض موجود گرفته ایم

سپس از مدار DRC Check می گیریم و از درست بودن مدار اطمینان حاصل می کنیم که داریم:



سپس از مدار بدست آمده فایل HSpice ان را خروجی می گیریم که شامل مدار و عناصر پارازیتی مدار مانن خازن ها است ولی در ان خازن های Fringe در نظر گرفته نشده اند.

فایل بدست آمده مانن شکل زیر است: مدار ترانزیستور ها مانن شکل زیر است:

```
* M1 DRAIN GATE SOURCE BULK (85 198 90 207.5)
M2 Sum Cin Bar 1 1 PMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
 * M2 DRAIN GATE SOURCE BULK (13 198 18 207.5)
M3 Sum 2 1 1 PMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
 * M3 DRAIN GATE SOURCE BULK (-59.5 198 -54.5 207.5)
M4 1 16 Vdd Vdd PMOS L-5u W-9.5u AD-123.5p PD-45u AS-128.25p PS-46u
 * M4 DRAIN GATE SOURCE BULK (-129.5 198 -124.5 207.5)
15 3 Input B Vdd Vdd PMOS L-5u W-9.5u AD-128.25p PD-46u AS-123.5p PS-45u
 * M5 DRAIN GATE SOURCE BULK (-205.5 198 -200.5 207.5)
M6 16 A Bar 3 3 PMOS L=5u W=9.5u AD=123.5p PD=45u AS=128.25p PS=46u
 * M6 DRAIN GATE SOURCE BULK (-349.5 198 -344.5 207.5)
M7 3 B_Bar 16 3 PMOS L-5u W-9.5u AD-128.25p PD-46u AS-123.5p PS-45u
* M7 DRAIN GATE SOURCE BULK (-277 198 -272 207.5)
M8 3 Input A Vdd Vdd PMOS L-5u W-9.5u AD-123.5p PD-45u AS-128.25p PS-46u
 * M8 DRAIN GATE SOURCE BULK (-420 198 -415 207.5)
49 19 Cin Vdd Vdd PMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
* M9 DRAIN GATE SOURCE BULK (85 120.5 90 130)
  110 18 Cin GND GND NMOS L=5u W=9.5u AD=137.75p PD=48u AS=114p PS=43u M10 DRAIN GATE SOURCE BULK (85 87.5 90 97)
 M11 8 Cin GND GND NMOS L=5u W=9.5u AD=137.75p PD=48u AS=114p PS=43u
  M11 DRAIN GATE SOURCE BULK (85 165 90 174.5)
" M11 DRAIN GATE SOURCE BULK (89 150 90 174.9)
M12 19 16 Vdd Vdd PMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
* M12 DRAIN GATE SOURCE BULK (12.5 119.5 17.5 129)
M13 19 16 18 GND NMOS L=5u W=9.5u AD=118.75p PD=44u AS=133p PS=47u
* M13 DRAIN GATE SOURCE BULK (12.5 86.5 17.5 96)
  M14 Sum 2 5 GND NMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
M14 DRAIN GATE SOURCE BULK (-59.5 165 -54.5 174.5)
15 5 Cin Bar GND GND NMOS L=5u W=9.5u AD=133p PD=47u AS=118.75p PS=44u
  M15 DRAIN GATE SOURCE BULK (13 165 18 174.5)
M16 Sum 16 8 GND NMOS L=5U W=9.5U AD=128.25p PD=46U AS=123.5p PS=45U
* M16 DRAIN GATE SOURCE BULK (-129.5 165 -124.5 174.5)
M17 2 16 Vdd Vdd PMOS L=5U W=9.5U AD=128.25p PD=46U AS=123.5p PS=45U
* M17 DRAIN GATE SOURCE BULK (-182 113.5 -177 123)
M18 2 16 GND GND NMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
* M18 DRAIN GATE SOURCE BULK (-182 85.5 -177 95)
M19 15 Input B GND GND NMOS L=5u W=9.5u AD=137.75p PD=48u AS=114p PS=43u
* M19 DRAIN GATE SOURCE BULK (-205.5 165 -200.5 174.5)
M20 12 A Bar Vdd Vdd PMOS L=Su W=9.5u AD=123.5p PD=45ú AS=128.25p PS=46u
* M20 DRAIN GATE SOURCE BULK (-349.5 119 -344.5 128.5)
M21 Vdd B Bar 12 Vdd PMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u * M21 DRAIN GATE SOURCE BULK (-277 120 -272 129.5) M22 16 A Bar 10 GND NMOS L=5u W=9.5u AD=123.5p PD=45u AS=128.25p PS=46u
```

```
M23 12 A Bar 22 GND NMOS L=5u W=9.5u AD=114p PD=43u AS=137.75p PS=48u
* M23 DRAIN GATE SOURCE BULK (-349.5 86 -344.5 95.5)
M24 GND B Bar 10 GND NMOS L=5u W=9.5u AD=123.5p PD=45u AS=128.25p PS=46u
* M24 DRAIN GATE SOURCE BULK (-277 165 -272 174.5)
M25 GND B Bar 22 GND NMOS L=5u W=9.5u AD=118.75p PD=44u AS=133p PS=47u
 M25 DRAIN GATE SOURCE BULK (-277 87 -272 96.5)
M26 16 Input_A 15 GND NMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
 M26 DRAIN GATE SOURCE BULK (-420 165 -415 174.5)
M27 Cout 19 Vdd Vdd PMOS L=5u W=9.5u AD=123.5p PD=45u AS=128.25p PS=46u
M27 DRAIN GATE SOURCE BULK (-48.5 48 -43.5 57.5)
M28 20 19 GND GND NMOS L=5u W=9.5u AD=133p PD=47u AS=118.75p PS=44u
* M28 DRAIN GATE SOURCE BULK (-48.5 20 -43.5 29.5)
M29 Cout 12 Vdd Vdd PMOS L=5u W=9.5u AD=128.25p PD=46u AS=123.5p PS=45u
* M29 DRAIN GATE SOURCE BULK (-121.5 47 -116.5 56.5)
M30 Cout 12 20 GND NMOS L=5u W=9.5u AD=118.75p PD=44u AS=133p PS=47u
* M30 DRAIN GATE SOURCE BULK (-121.5 19 -116.5 28.5)
```

### CA5\_Electronic Digital

### و خازن های پارازیتی ان مانند شکل زیر می شود:

```
Cpar1 1 0 C=650.991f
Cpar2 2 0 C=228.14675f
Cpar3 3 0 C=658.06f
Cpar4 Cin 0 C=1.53f
Cpar5 5 0 C=148.0635f
Cpar6 Cin Bar 0 C=2.25f
Cpar7 Sum 0 C=407.2275f
Cpar8 8 0 C=158.388f
Cpar9 Input_B 0 C=1.35f
Cpar10 10 0 C=148.0635f
Cpar11 GND 0 C=2.6195838p
Cpar12 12 0 C=324.05875f
Cpar13 B_Bar 0 C=2.25f
Cpar14 Vdd 0 C=2.3978013p
Cpar15 15 0 C=160.60225f
Cpar16 16 0 C=442.65625f
Cpar17 Input_A 0 C=2.34f
Cpar18 18 0 C=154.81075f
Cpar19 19 0 C=338.36775f
Cpar20 20 0 C=152.80725f
Cpar21 Cout 0 C=315.56425f
Cpar22 22 0 C=154.81075f
Cpar23 A Bar 0 C=2.25f
```

# و در ان ورودی ها و خروجی ها مانند شکل زیر است:

### CA5\_Electronic Digital

و اطلاعات مدار بدست آمده در شکل زیر نیز دیده می شود:

```
* Total Nodes: 23

* Total Elements: 53

* Total Number of Shorted Elements not written to the SPICE file: 0

* Extract Elapsed Time: 0 seconds
.FND
```

برای بررسی درستی مدار باید نمودار زمانی آن را بدست آورد برای این کار ابتده ورودی ها را مقدار می دهیم و Not ان ها را در مدار وصل می کنیم

برای درست کردن Not ورودی ها یک Sub circuit مدار Not به کد اضافه می کنیم که مانند شکل زیر است:

```
*********************************

.subckt mynot inA outY vddD gndD

M1p outY inA vddD vddD pmos L=1.25u W=3u AD=6.75p PD=10.5u AS=8.625p PS=11.75u

M2n outY inA gndD gndD nmos L=1.25u W=1.5u AD=3.9375p PD=8.25u AS=8.75p PS=8u
.ends mynot
```

و با instance گرفتن از این مدار مقدار های not ورودی ها را بدست می آوریم:

```
X1 Input A A Bar Vdd Gnd mynot
X2 Input B B Bar Vdd Gnd mynot
X4 Cin Cin Bar Vdd Gnd mynot
```

### CA5\_Electronic Digital

## سپس برای هر ورودی مقدار ان را به کد اضافه می کنیم:

| VSupply | Vdd Gnd DC Vdd voltage |     |       |       |     |           |     |      |      |       |         |        |
|---------|------------------------|-----|-------|-------|-----|-----------|-----|------|------|-------|---------|--------|
| VA      | Input_A                |     | gnd   | Pulse | 0v  | Vdd_volta | age | 0ns  | 80ps | 80ps  | 1000ns  | 2000ns |
| VB      | Input_B                |     | gnd   | Pulse | 0v  | Vdd_volta | age | 0ns  | 80ps | 80ps  | 1500ns  | 3000ns |
| VCin    | Cin                    | gnd | Pulse | 0v    | Vdd | voltage   | 0ns | 80ps | 80ps | 1900n | s 3800n |        |
|         |                        |     |       |       |     |           |     |      |      |       |         |        |

بعد از ان همه ی مقادیر داده شده اند پس باید از مدار یک نمودار زمانی گرفت برای این کار از دستور Tran استفاده می کنیم در شکل زیر داریم:

```
************Analysis*******
.TRAN 1ns 4000ns 0.1ps
```

و می دانیم که زمان داده شده از تاخیر مدار باید بیشتر باشد تا مدار بتواند کار خود را کامل انجام دهد

بعد از ان برای تایید عملکرد مدار نمودار های گرفته شده را می بینیم و می دانیم که باید مانند یک Full Adder عمل کند

نمودار ورودی ها به شکل زیر است:



که در ان A B Cin مقدار داده شده اند

همان طور که انتظار می رود:

جاهایی که حداقل سه تا ورودی یک هستند Cout باید یک باشد که در نمودار زیر همان طور که معلوم است در ست امده اند

و برای Sum می دانیم در مواقعی که 1 یا 3 تا از ورودی ها یک باشد Sum نیز یک است که همان طور که معلوم است Sum نیز درست امده است:

نمودار خروجی ها به شکل زیر است:



همان طور که دیده می شود مدار درست کار می کند پس Layout کشیده شده در نرم افزار Ledit بسازیم Ledit بسازیم

تمام کد های مربوط به HSpice و Layout مربوط به ان در نرم افزار L-Edit به پیوست آمده است

# با تشکر